Guía Práctica de RISC-V:
El Atlas de una Arquitectura Abierta
Primera Edición, 1.0.5decisiones de diseño que tomaron. —Megan Wachs, PhD, Ingeniera de SiFive Categoría Nombre Fmt RV32I Base Categoría Nombre Fmt Mnemónico RV Shifts Shift Left Logical R SLL rd,rs1,rs2 para Abierto ① +RV64I Instrucciones Base para Enteros: RV32I y RV64I Instrucciones Privilegiadas RV SLLW rd,rs1,rs2 SLLIW rd,rs1,shamt SRLW rd,rs1,rs2 Ejemplos rs2′,imm*4 SW rs2,sp,imm*4 RISC-V Base-Enteros (RV32I/64I), privilegiado, y RV32/64C opcional. Registros x1-x31 y el PC son de 32 bits en RV32I y 64 en RV64I (x0=0). RV64I agrega 12 insts. para0 码力 | 217 页 | 29.97 MB | 1 年前3
共 1 条
- 1













