KiCad IDF 导出器 5.1元件边框部分包含字符串,整数或浮点数字段。 字符串是可包含空格的字符 组合; 如果字符串包含空格,则必须引用它。 引号不得出现在字符串中。 浮点 数可以使用十进制或指数表示法表示,但十进制表示法是人类可读性的首选。 小数点必须是点而不是逗号。 IDF 文件必须只包含7 位 ASCII 字符; 使用8位字 符将导致未定义的行为。 IDF 文件由 SECTIONS 组成,其中包括由 FIELDS 组成的 RECORDS。 5 0.5 0 0 0.5 8 0 0 -0.5 8 180 .END_ELECTRICAL 4. 创建边框的准则 在创建边框时,特别是在与他人共享工作时,文件的设计和命名的一致性可以 帮助人们更快地找到文件并以最小的麻烦放置元件。 4.1. 包命名 尝试提供有关文件名中可用边框的一些信息,以便用户大致了解边框是什么。 例如,轴向引线圆柱形封装可能代表某些类型的电容器以及某些类型的电阻, 对于通孔元件,没有广泛接受的方案来确定 3D 模型中的引脚方向和元件中 心。 为了保持一致性,如果只有 2 个引脚,它们必须沿X轴水平排列(见链 接:#图-4[图-4]),对于 3 个引脚,试图在X轴上保持水平排列 2。 电解电容 或钽电容等极化器件必须在引脚 1 上具有正极引线,二极管必须在引脚 1 上具 有正极; 这是为了保持原理图符号与 SMT 器件定义的方向的兼容性; 但请注 意,许多现有的 KiCad 原理图和封装都将阳极置于引脚0 码力 | 16 页 | 154.55 KB | 1 年前3
KiCad IDF 导出器 5.1元件边框部分包含字符串,整数或浮点数字段。字符串是可包含空格的字符组合; 如果字符串包含空格,则必须引用 它。引号不得出现在字符串中。浮点数可以使用十进制或指数表示法表示,但十进制表示法是人类可读性的首选。小 IDF 导出器 5 / 11 数点必须是点而不是逗号。IDF 文件必须只包含 7 位 ASCII 字符; 使用 8 位字符将导致未定义的行为。 IDF 文件由 SECTIONS 组成,其中包括由 180 0 0.5 0.5 0 0 0.5 8 0 0 -0.5 8 180 .END_ELECTRICAL 4 创建边框的准则 在创建边框时,特别是在与他人共享工作时,文件的设计和命名的一致性可以帮助人们更快地找到文件并以最小的麻 烦放置元件。 4.1 包命名 尝试提供有关文件名中可用边框的一些信息,以便用户大致了解边框是什么。例如,轴向引线圆柱形封装可能代表某 些类型的电容器以及 对于通孔元件,没有广泛接受的方案来确定 3D 模型中的引脚方向和元件中心。为了保持一致性,如果只有 2 个引脚, 它们必须沿 X 轴水平排列(见链接:# 图-4[图-4]),对于 3 个引脚,试图在 X 轴上保持水平排列 2。电解电容或钽电 容等极化器件必须在引脚 1 上具有正极引线,二极管必须在引脚 1 上具有正极; 这是为了保持原理图符号与 SMT 器 件定义的方向的兼容性; 但请注意,许多现有的 KiCad 原理图和封装都将阳极置于引脚0 码力 | 14 页 | 562.56 KB | 1 年前3
KiCad 8.0 原理图编辑器单击一个对象将选择它。点击并拖动将执行一个框选。从左到右的框选将只 选择完全在框内的对象。从右到左的方框选择将选择任何接触到方框的对象。从左到右的选择框是用黄色画的,光标 表示排他性选择,从右到左的选择框是用蓝色画的,光标表示包容性选择。 在点击或拖动时按住辅助按键,可以修改选择动作。在点击选择单个对象时,以下辅助键适用: 辅助键 (Windows) 辅助键 (Linux) 辅助键 (macOS) 选择效果 KiCad 字体外,你还可以使用安 装在你电脑上的任何 TTF 字体。 NOTE 用户字体不会被嵌入工程中。如果该工程在另一台没有安装所选字体的计算机上打开,将会被替 换为不同的字体。为了获得最大的兼容性,请使用 KiCad 字体。 Text markup 文本标记支持上标, 下标, 评估工程变量和访问符号字段值。 功能 标记语法 结果 上标 text^{superscript} text 下标 络类设置和原理图文本变量设置。 您可以使用 从另一个项目导入设置… 按钮从已有项目导入原理图设置。 这允许您选择一个项目用作模板并选择要导 入的设置 (格式首选项, 字段名称模板, 管脚冲突映射, 违规严重性设置和网络类)。 S 47 原理图格式 格式化面板包含符号、文本、标签、图形和导线的外观设置。 符号单元表示法 设置多单元符号的每个单元在其位号中的引用方式。 默认情况下,每个单元的不同字母会添加到到0 码力 | 190 页 | 10.16 MB | 1 年前3
KiCad PCB 编辑器 7.0
选项,并从列表中选择要删除的预设。 网络和网络类控件 外观面板的网络选项卡显示电路板中所有网络和网络类的列表。每个网都有一个可见性控件,用于控制该网在飞线中 的可见性。在飞线中隐藏网络不会改变电路板的连接性,也不会影响设计规则检查器;这只是为了使飞线更容易理 解。 每个网络和网络类还可以指定一种颜色。默认情况下,此颜色适用于网络 (或网络类中的所有网络) 的飞线。默认情 况下,网络没有颜色;这由色 单独点击一个对象将选择该对象,而拖动将执行框选。 从左到右的框 选将只选择完全在框内的项目。 从右到左的方框选择将选择任何接触到方框的项目。从左到右的选择框是用黄色画 的,光标表示排他性选择,从右到左的选择框是用蓝色画的,光标表示包容性选择。 可以通过在单击或拖动的同时按住快捷键来修改选择操作。单击以选择单个项目时,将应用以下快捷键: 修改键 (Windows) 修改键 (Linux) 修改键 (macOS) 在关闭电路板设置之前,使用检查规则语法器按钮来 测试定义并修复任何问题。 请参阅高级主题一章中的自定义设计规则,了解关于自定义规则语言的更多信息以及规则实例。 16 违规严重程度 违规严重性部分允许你配置每种设计规则检查的严重性。 每条规则可以被设置为创建一个错误标记、一个警告标记 或没有标记(忽略)。 NOTE 在设计规则检查器中可能会忽略个别规则违规。 在违规程度部分中将规则设置为忽略将完全禁用 相应的设计规则检查。0 码力 | 119 页 | 6.87 MB | 1 年前3
KiCad 7.0 原理图编辑器单独点击一个对象将选择它。点击并拖动将执行一个框选。从左到右 的框选将只选择完全在框内的项目。从右到左的方框选择将选择任何接触到方框的项目。从左到右的选择框是用黄色 画的,光标表示排他性选择,从右到左的选择框是用蓝色画的,光标表示包容性选择。 在点击或拖动时按住修改键,可以修改选择动作。在点击选择单个项目时,以下修改键适用: 修改键 (Windows) 修改键 (Linux) 修改键 (macOS) 选择效果 KiCad 字体外,你还可以使用安 装在你电脑上的任何 TTF 字体。 NOTE 用户字体不会被嵌入工程中。如果该工程在另一台没有安装所选字体的计算机上打开,将会有不 同的字体被替换。为了获得最大的兼容性,请使用 KiCad 字体。 文本标记 Text supports markup for superscripts, subscripts, overbars, evaluating project 中,多张原理图是层次的:有一个单一的根图,其他图作为根原理图或另一个子原理图的子原理图被创 建。如果需要的话,原理图可以被多次包含在一个层次结构中。 仔细地将原理图绘制成层次设计,可以提高原理图的可读性,减少重复绘制。 创建层次原理图是从根原理图开始的。其过程是创建一个子原理图,然后在子原理图中绘制电路,并在原理图之间进 行必要的电气连接。可以使用层次页码和标签在子表和父表的网之间建立连接,也可以使用全局标签在层次中的任何0 码力 | 175 页 | 18.32 MB | 1 年前3
KiCad PCB 编辑器 5.1
放置所有封装后的电路可能如下所示: 7.3. 自动封装分布 一般来说,只有在没有“固定”的情况下才能移动封装。 在封装模式下,或通过 编辑封装菜单,可以从弹出窗口(在足迹上单击鼠标右键)打开和关闭此属 性。 如上一章所述,在读取网表期间加载的新封装似乎堆积在板上的单个位置。 Pcbnew 允许自动分配封装,使手动选择和放置更容易。 选择上方工具栏上的“封装模式”选项(图标 )。 通过鼠标右键激活的弹出窗口变为: 并且拥抱而不是推。 跳过障碍物 - 启用后,路由器会尝试移动 在固体障碍物(例如垫)后面碰 撞痕迹而不是 “反映”了碰撞 删除冗余布线 - 在布线时删除循环(例如,如果 新布线确保与现有布线相 同的连接性 布线被删除)。 循环删除在本地工作(仅在开始之间 并结束当 前布线的跟踪)。 自动缩减 - 启用后,布线会尝试穿过 焊盘/过孔以干净的方式,避免锐角和 锯齿状穿过 痕迹。 平滑拖动的段 - 启用后,路由器会尝试合并 DRC 测试时。 在更换布线或焊盘后,必须填充或重新填充铜区域。 铜区(通常是地面和电 力层)通常连接到网上。 要创建铜区,您应该: 选择参数(网名,图层……)。 打开图层并突出显示此网不是强制性的, 但这是一种很好的做法。 创建区域限制(如果不是,则将填充整个板)。 填充区域。 Pcbnew 尝试将所有区域填充为一块,通常,没有未连接的铜块。 可能会发生 一些地区仍未填补的情况。 没有网的区域没有清洁,可以有隔热区域。0 码力 | 304 页 | 3.02 MB | 1 年前3
KiCad 8.0 PCB 编辑器the list. 网络和网络类控件 外观面板的网络选项卡显示电路板中所有网络和网络类的列表。每个网络都有一个可见性控件,用于控制该网络在飞 线中的可见性。在飞线中隐藏网络不会改变电路板的连接性,也不会影响设计规则检查器;这只是为了使飞线更容易 理解。 每个网络和网络类还可以指定一种颜色。默认情况下,此颜色适用于网络 (或网络类中的所有网络) 的飞线。默认情 况下,网络没有颜色;这由色 单独点击一个对象将选择该对象,而拖动将执行框选。 从左到右的框 选将只选择完全在框内的对象。 从右到左的方框选择将选择任何接触到方框的对象。从左到右的选择框是用黄色画 的,光标表示排他性选择,从右到左的选择框是用蓝色画的,光标表示包容性选择。 可以通过在单击或拖动的同时按住快捷键来修改选择操作。单击以选择单个对象时,将应用以下快捷键: 修改键 (Windows) 修改键 (Linux) 修改键 (macOS) 在关闭电路板设置之前,使用检查规则语法器按钮来 测试定义并修复任何问题。 请参阅高级主题一章中的自定义设计规则,了解关于自定义规则语言的更多信息以及规则实例。 违规严重程度 违规严重性部分允许你配置每种设计规则检查的严重性。 每条规则可以被设置为创建一个错误标记、一个警告标记 或没有标记(忽略)。 19 NOTE 在设计规则检查器中可能会忽略个别规则违规。 在违规程度部分中将规则设置为忽略将完全禁用0 码力 | 194 页 | 8.27 MB | 1 年前3
KiCad 7.0 快速入门 分支中。如果你想利用这些新功能,并通过测试它们来提供帮助,请下载你的平台的最新夜间 构建包。夜间构建可能会引入一些错误,如文件损坏、生成不良 Gerbers 等,但 KiCad 开发 团队的目标是在新功能开发期间尽可能保持开发分支的可用性。 支持 如果您有想法,评论或问题,或者您只是需要帮助: 这是 KiCad 官方用户论坛 是一个与其他 KiCad 用户联系并获得帮助的好地方。 加入我们在 Discord 或 IRC 的社区,与用户和开发者进行实时讨论。 元件之间绘制铜线。 通常情况下,原理图在布局开始后需要更新;原理图的变化可以很容易地拉到电路板设计中。相反的情况也经常发 生:在电路板布局中的任何设计变化都可以被推回到原理图中,以保持两者的一致性。 当电路板布局完成,并且电路板通过了设计规则检查(DRC),就会产生制造输出,这样电路板就可以由 PCB 制造 者制造。 6 教程第一部分:工程 开始新设计时,首先要做的是创建一个新的工程。 选掉与有关符号不相关的封装。 最左边的按钮 可以激活每个符号中可以定义的筛选器。例如,一个运算放大器符号可以定义筛选器,只显示 SOIC 和 DIP 封装。有时,这些预定义的筛选器缺失或限制性太强,所以在某些情况下,关闭这个筛选器可能会 很有用。 中间的按钮 按引脚数筛选,所以只有 8 个引脚的符号才会显示 8 个引脚的封装。这个筛选器几乎总是有用 的。 右边的按钮 按所选0 码力 | 51 页 | 2.90 MB | 1 年前3
KiCad 8.0 快速入门分支中。如果你想利用这些新功能,并通过测试它们来提供帮助,请下载你的平台的最新夜间 构建包。夜间构建可能会引入一些错误,如文件损坏、生成不良 Gerbers 等,但 KiCad 开发 团队的目标是在新功能开发期间尽可能保持开发分支的可用性。 支持 如果您有想法,评论或问题,或者您只是需要帮助: 这是 KiCad 官方用户论坛 是一个与其他 KiCad 用户联系并获得帮助的好地方。 加入我们在 Discord 或 IRC 的社区,与用户和开发者进行实时讨论。 元件之间绘制铜线。 通常情况下,原理图在布局开始后需要更新;原理图的变化可以很容易地拉到电路板设计中。相反的情况也经常发 生:在电路板布局中的任何设计变化都可以被推回到原理图中,以保持两者的一致性。 当电路板布局完成,并且电路板通过了设计规则检查(DRC),就会产生制造输出,这样电路板就可以由 PCB 制造 者制造。 6 教程第一部分:工程 开始新设计时,首先要做的是创建一个新的工程。 选掉与有关符号不相关的封装。 最左边的按钮 可以激活每个符号中可以定义的筛选器。例如,一个运算放大器符号可以定义筛选器,只显示 SOIC 和 DIP 封装。有时,这些预定义的筛选器缺失或限制性太强,所以在某些情况下,关闭这个筛选器可能会 很有用。 中间的按钮 按引脚数筛选,所以只有 8 个引脚的符号才会显示 8 个引脚的封装。这个筛选器几乎总是有用 的。 右边的按钮 按所选0 码力 | 52 页 | 2.93 MB | 1 年前3
KiCad PCB 编辑器 5.1
禁用时,过孔被视为不可移动的物体并且拥抱而不是推。 • 跳过障碍物 - 启用后,路由器会尝试移动在固体障碍物(例如垫)后面碰撞痕迹而不是“反映”了碰撞 • 删除冗余布线 - 在布线时删除循环(例如,如果新布线确保与现有布线相同的连接性布线被删除)。循环删除在本 地工作(仅在开始之间并结束当前布线的跟踪)。 • 自动缩减 - 启用后,布线会尝试穿过焊盘/过孔以干净的方式,避免锐角和锯齿状穿过痕迹。 • 平滑拖动的段 - 启用后 DRC 测试时。 在更换布线或焊盘后,必须填充或重新填充铜区域。铜区(通常是地面和电力层)通常连接到网上。 要创建铜区,您应该: • 选择参数(网名,图层⋯⋯)。打开图层并突出显示此网不是强制性的,但这是一种很好的做法。 • 创建区域限制(如果不是,则将填充整个板)。 • 填充区域。 Pcbnew 尝试将所有区域填充为一块,通常,没有未连接的铜块。可能会发生一些地区仍未填补的情况。没有网的区 个库在用户目录中, 在标准库中创建库时目录(通常是 kicad/modules)。 撤消和重做 调用封装属性对话框。 调用打印对话框。 标准缩放命令。 调用焊盘编辑器。 检查封装的正确性 12.5 创建一个新库 通过按钮图像创建新库: ,在这种情况下,文件默认创建在库目录中或通过按钮 ,在这种情况下,默认情况 下会在工作目录中创建该文件。 文件选择对话框允许指定库的名称并更改0 码力 | 175 页 | 4.56 MB | 1 年前3
共 37 条
- 1
- 2
- 3
- 4













